分享:
▲
▼
2007 年 AMD 將會推出新的 quad-core 處理器將會支援 DDR3 並使用新版的 HypterTransport (應該指的是 HypterTransport 2.0)。
在 server 版本將會加上 L3 Cache,我想這應該是之前 AMD 提到的要在 crossbar switch 與 memory controller 間加上 L3 Cache,這個 cache 可能能夠大大提升其他顆處理器要存取此 cpu memory 的性能,也使得新的 opteron 將由現在的 8 顆提升到 16 到 32 顆處理器。也使得不需要外部的電路來實現 32P opteron server,而目前 Newisys 的 Horus 雖然支援 32 顆 opteron 處理器,卻需要特殊的設計。
2006 年 AMD opteron 將會支援 DDR2,並使用新的 M2 socket,新的 M2 將使用者能升級 2007 年的 quad-core 處理器。另外加上 Pacifica virtualization technology and its Presidio security technology。 另外 AMD 也致力於 compiler 與軟體最佳化的問題,這是 intel 在許多 benchmark 上能夠嚐到甜頭的主因,因為這些 compilter 通常都是以 SPECint2000, SPECfp2000 來做最佳化的目標,或許這是 intel p4 在 benchmark 上分數很高但真實世界軟體慘敗的原因之一。但很明顯的 compiler 是 AMD 目前較缺乏的,雖然市面上也有些不錯的 compiler 像是 GNU GCC、Pathscale EKO(源至於 SGIR/Cray compiler suite)與 PGI PGCC,但顯然還是做得不夠好,而在數學最佳化函式庫則 AMD 早已提供。
資料來源:http://www1.oc.com.tw/forums/msgexcel.asp?id=A03&msgid=195794&vt=0&posit=7&fun=1745&more=1&remsgid=195794&allfrom=195794
|